# МИКРОПРОЦЕССОРЫ

# с микропрограммным управлением

Методические указания к Лабораторным работам по курсу ACBT



Данный практикум предназначен для изучения секционных процессорных элементов, блоков микропрограммного управления, микропрограммирования операций в микропроцессорных системах с разрядно – модульной архитектурой.

# КРАТКОЕ ОПИСАНИЕ УСТРОЙСТВА «МИКРОТРЕНАЖЕР МТ1804» (МТ1804)

#### 1. Назначение и структура

Устройство **MT1804** предназначено дня изучения архитектуры, основ микропрограммирования и применения МПК серии KI804. Для работы устройства необходим источник питания постоянного тока напряжением +5 B  $\pm 5\%$  и максимальным током нагрузки не менее 2,5 A.

Структурная схема МТ1804 приведена на рис.1. Функционально устройство делится на узел управления и операционный узел. Узел управления содержит: БИС управления адресом микрокоманды КІ804ВУ1, микропрограммную память объемом шестнадцать 32-разрядных слов на микросхемах К155РУ2, 32-разрядный регистр микрокоманд (МК) на микросхемах К1804ИР1, ПЗУ для управления выборкой следующего адреса объемом тридцать два байта на микросхеме К155РЕ3, внутренний тактовый генератор с частотой 1 МГц. Операционный узел содержит: БИС центрального процессора К1804ВС1, мультиплексоры сдвига, регистр выходных данных, регистр состояния и мультиплексор флагов состояния.

Регистр МК, данных и регистр состояния имеют общую линию синхронизации от тактовых импульсов (ТИ). Запись информации в эти регистры происходит по положительному фронту (0/1) ТИ, т.е. в регистры записывается информация, представленная на входах этих регистров к моменту поступления ТИ. По этой причине установка признаков (флагов) в регистре состояния для последующего использования происходит на такт позже по сравнению с моментом их появления на выходах процессора. Выходные данные процессора Y записываются в выходной регистр данных также с задержкой на один такт.



Взаимодействие оператора с устройством осуществляется через органы управления и индикации. Устройство имеет переключатели режимов работы ЗАГРУЗКА - РАБОТА, ШАГ - АВТОМАТ, генератора тактовых импульсов ВНУТРЕННИЙ - ВНЕШНИЙ; переключатели для задания адреса ячейки микропрограммной памяти (АДРЕС), записываемого кода данных (ДАННЫЕ), для управления мультиплексорами (МУЛЬТИПЛЕКСОР); кнопки ПУСК и ЗАГРУЗКА.

Для контроля информации в **MT1804** установлено 12 светодиодных индикаторов (3 секции по 4 индикатора в каждой): правая секция - для индикации содержимого адресуемой ячейки микропрограммной памяти, средняя - регистра МК, левая - для индикации данных на основных шинах устройства. Подключение выходов памяти, регистра МК и контрольных точек (шин) к светодиодам осуществляется потетрадно через мультиплексоры. В зависимости от номера, устанавливаемого на переключателях МУЛЬТИПЛЕКСОР, к индикаторам подключается определенная группа разрядов памяти, регистра МК (табл. I) или контрольных точек (табл. 2).

Таблица1

| # тетрады | 7     | 6     | 5     | 4     | 3     | 2     | 1     | 0    |
|-----------|-------|-------|-------|-------|-------|-------|-------|------|
| # разряда | 31-28 | 27-24 | 23-20 | 19-16 | 15-12 | 11-08 | 07-04 | 03-0 |

| Код | Индикаторы данных |     |      |     | Функция                         |
|-----|-------------------|-----|------|-----|---------------------------------|
|     | 3                 | 2   | Ι    | 0   |                                 |
| 000 | Y3                | Y2  | Y1   | Y0  | Выходы К1804ВУ1                 |
| 001 | Y3                | Y2  | Y1   | Y0  | Выходы КІ804ВСІ                 |
| 010 | C4                | OVR | F3   | Z   | Флаги KI804BCI                  |
| 011 | C4*               | CCE | /P   | /G  | *)                              |
| 100 | ST3               | ST2 | ST1  | ST0 | Выходы регистра состояния       |
| 101 | PQ3               | PQ0 | PR3  | PR0 | Входы/выходы сдвига КІ804ВСІ    |
| 110 | Y3'               | Y2' | Y1 ' | YO' | Выходы регистра выходных данных |
| III | <i>Y3</i>         | Y2  | Y1   | Y0  | То же                           |

Таблица 2

#### 2. Основные режимы работы МТ1804

Устройство **MT1804** может работать в режиме ЗАГРУЗКА для программирования микропрограммной памяти и в режиме РАБОТА для выполнения микропрограммы.

- 2.1 Для выполнения режима ЗАГРУЗКА необходимо:
- а) переключатель режима установить в положение ЗАГРУЗКА,
- б) переключателями АДРЕС набрать код адреса ячейки,
- в) переключателями МУЛЬТИПЛЕКСОР установить двоичный номер тетрады,
- г) переключателями ДАННЫЕ набрать код, записываемый в указанную тетраду ячейки,
- д) нажав кнопку ЗАГРУЗКА, произвести запись,
- е) для загрузки 32-разрядной ячейки памяти действия в)-д) повторить 8 раз.
- Контроль записываемой информации осуществляется по показаниям светодиодов памяти.
- 2.2. Для запуска программы на микропрограммном уровне необходимо произвести начальную установку регистра МК (инициализацию), т.е. ввести в регистр МК микрокоманду со стартовым адресом программы. Для этого после загрузки всей программы на переключателях АДРЕС нужно установить значение стартового адреса и нажать кнопку ПУСК. При этом из памяти по указанному

адресу будет выбрана микрокоманда, помещаемая в регистр МК, в чем можно убедиться с помощью индикаторов регистра МК.

2.3. Для дальнейшего выполнения программы переключатель режима следует перевести в положение РАБОТА. В шаговом режиме при однократном нажатия кнопки ПУСК выполняется одна микрокоманда, в автоматическом режиме - вся программа.

# Работа № І. ИССЛЕДОВАНИЕ ФУНКЦИЙ ПРОЦЕССОРА

**Цель работы** - изучение устройства МТ1804; изучение структуры, принципа действия и функций процессорного элемента (секции АЛУ операционного устройства) - KI804BCI; программирование и выполнение линейных микропрограмм.

#### Теоретическая часть

Функционирование ОА процессора рассмотрим по структурной схеме (рис. 2). На схеме можно выделить четыре блока: внутренней памяти, арифметико - логический, регистра Q, управления. Блок внутренней памяти содержит: регистровое запоминающее устройство (РЗУ), имеющее шестнадцать 4разрядних регистров общего назначения (РОН); сдвигатель данных (СДА), позволяющий записывать в РЗУ информацию без сдвига и со сдвигом вправо или влево на один разряд; два регистра РгА и РгВ на выходе блока. Выбор регистров РЗУ как источников информации осуществляется по адресам на входах А и В. Информация из РОНов поступает на регистры РгА, РгВ по сигналу логической единицы (I) на тактовом входе Т. При сигнале логического нуля (0) эти регистры находятся в режиме хранения.



Запись информации в регистр РЗУ возможна только по адресу В и происходит при поступлении сигнала 0 на вход Т.

Данные (F) с выхода АЛУ загружаются в РОН без сдвига или со сдвигом влево или вправо по схеме (рис. 3) в зависимости от кода управления на входах I8-6.



Рис. 3

Арифметико-логический блок содержит арифметико-логическое устройство (АЛУ), выполняющее 8 операций над операндами R и S в зависимости от кода управления на входах I5-3 (табл. 3). Арифметические операции в АЛУ выполняются с учетом значения сигнала входного переноса СО в дополнительном коде. На выходах АЛУ формируются 4 флага (признака) результата: перенос из старшего разряда C4, переполнение OVR=C4 ⊕C3, знак (или содержимое старшего разряда АЛУ) F3 и признак нулевого результата z=1, если F=0. При выполнении логических операций C4 и OVR вычисляются иначе /см. [I]/.

Кроме того, формируются сигналы генерации G и распространения P переноса из АЛУ, необходимые для организация ускоренного переноса в многоразрядной схеме, построенной из нескольких секций процессора.

|      | Таблица 3                          |
|------|------------------------------------|
| I5-3 | Функция АЛУ $(F)$                  |
| 000  | R+S+CO                             |
| 001  | S-R-1+CO                           |
| 010  | R-S-1+CO                           |
| 011  | $R \vee S$                         |
| 100  | $R \cdot S$                        |
| 101  | $\overline{R} \cdot S$             |
| 110  | $R \oplus S$                       |
| 111  | $\overline{R} \oplus \overline{S}$ |

Источниками операндов R и S могут быть регистры P3У, внешняя шина данных D, выделенный регистр Q и шина "0". Выбор источников по входам R и S проводится с помощью селектора источника данных (СИД), управляемого кодом 12-0 (табл. 4). Результат операции (F) из АЛУ поступает на селектор выходных данных (СВД), на сдвигатель СДА и регистр Q. Приемник результата (адресуемый по адресу В регистр общего назначения в P3У, регистр Q или выходная шина Y) зависит от кода управления на входах I8-6 (табл. 5).

Таблица 4

| 12.0 | Источники операндов |            |  |  |  |  |
|------|---------------------|------------|--|--|--|--|
| 12-0 | R                   | S          |  |  |  |  |
| 000  | POH(A)              | PQ         |  |  |  |  |
| 001  | POH(A)              | РОН(В)     |  |  |  |  |
| 010  | 0                   | P <b>Q</b> |  |  |  |  |
| 011  | 0                   | РОН(В)     |  |  |  |  |
| 100  | 0                   | POH(A)     |  |  |  |  |
| 101  | D                   | POH(A)     |  |  |  |  |
| 110  | D                   | P <b>Q</b> |  |  |  |  |
| 111  | D                   | 0          |  |  |  |  |

Таблица 5

| 10.6 | Приемник результата                       |         |  |  |  |  |  |
|------|-------------------------------------------|---------|--|--|--|--|--|
| 18-6 | Тип загрузки                              | Выход Ү |  |  |  |  |  |
| 000  | PQ                                        | F       |  |  |  |  |  |
| 001  | Нет загрузки                              | F       |  |  |  |  |  |
| 010  | РОН(В)                                    | A       |  |  |  |  |  |
| 011  | РОН(В)                                    | F       |  |  |  |  |  |
| 100  | <b>F/2</b> →POH(B) <b>Q/2</b> →P <b>Q</b> | F       |  |  |  |  |  |
| 101  | <b>F/2</b> →POH(B)                        | F       |  |  |  |  |  |
| 110  | <b>2F→</b> POH(B) <b>2Q→</b> P <b>Q</b>   | F       |  |  |  |  |  |
| 111  | <b>2F→</b> POH(B)                         | F′      |  |  |  |  |  |

Раздельное управление операциями в АЛУ и приемником результата позволяет реализовать в одной микрокоманде комбинированные операции: сложения-вычитания со сдвигом влево или вправо, логические операции со сдвигом влево или вправо и др. Для организации логического, циклического или арифметического сдвигов влево или вправо при одинарной или двойной длине операндов (рис. 4) необходимо управлять входами/выходами PRO, PR3, PQO, PQ3 процессора. Это осуществляется путем соответствующей коммутации входов/выходов и линий сигналов логического 0 и F3. Для этой цели в схеме (см. рис. I) используются мультиплексоры, установленные в цепи сдвигов. Управление мультиплексорами осуществляется 2-разрядным кодом (MI, MO) микрокоманды, определяющим тип сдвига, и кодом 18-6, определяющим направление сдвига.

Блок регистра Q состоит из Q - регистра (PQ) и сдвигателя регистра (СДР), который осуществляет сдвиг содержимого PQ вправо или влево на один разряд.

Блок управления вырабатывает управляющие сигналы на остальные блоки процессора в зависимости от кода I8-0 на входах.

В устройстве МТ1801 применяются 32-разрядные микрокоманды. Формат микрокоманды показан в табл. 6. В табл. 7 приведены примеры программирования некоторых операций процессора КІ804ВСІ. Незаполненные поля в микрокомандах обозначают несущественное значение их для данной операции. XXXX - исходные данные на шине D процессора, устанавливаемые через тетраду 0 регистра МК.



00- ποτυμεςκού εθδος, 01- αυκπυνέσκου εθδος, 10-αυκπουμεςκού εθδος θδούκου θροκοί 11- αροφινέποιμεςκού εθδος θδούκου θινοκοί

Таблица 6

|                  |                      |                          | Таолица о                                         |
|------------------|----------------------|--------------------------|---------------------------------------------------|
| Номер<br>тетрады | Номер<br>бита        | Назначение<br>бита       | Функция                                           |
| 0                | 0<br>1<br>2<br>3     | D0<br>D1<br>D2<br>D3     | Данные для D-шины                                 |
| 1                | 4<br>5<br>6<br>7     | B0<br>B1<br>B2<br>B3     | Адрес РОН на входах В                             |
| 2                | 8<br>9<br>10<br>11   | A0<br>A1<br>A2<br>A3     | Адрес РОН на входах А                             |
| 3                | 12<br>13<br>14<br>15 | 13<br>14<br>15           | Функция АЛУ                                       |
|                  |                      | СО                       | Значение входного<br>переноса в АЛУ               |
| 4                | 16<br>17<br>18       | 10<br>11<br>12           | Указатель операндов в АЛУ                         |
|                  | 19                   | MO                       | Нулевой бит управления мультиплексорами сдвига    |
| 5                | 20<br>21<br>22       | 16<br>17<br>18           | Определение приемника<br>результата операции      |
|                  | 23                   | M1                       | Первый бит управления мультиплексорами сдвига     |
| 6                | 24<br>25<br>26<br>27 | CA0<br>CA1<br>CA2<br>CA3 | Управление выборкой адреса следующей микрокоманды |
| 7                | 28<br>29<br>30<br>31 | AR0<br>AR1<br>AR2<br>AR3 | Адрес перехода                                    |

Порядок прохождения микропрограммы в устройстве рассмотрим на примере выполнения последовательности микрокоманд МКО, МК5, МК5 размещенных в памяти по адресам 0, 5 (табл. 7 и табл. 8).

В табл. 8 представлен процесс обработки микрокоманд, учитывающий действия оператора и свойства процессора.

В таблице использованы следующие обозначения: значения тактового импульса ТИ, принимаемые в течение одного такта работы (0/1 - переход из 0 в I, I - уровень логической единицы, 0 - уровень логического нуля); → - операция пересылки; (РОНО) - содержимое регистра общего назначения. В табл. 9 приведены наблюдаемые состояния шин после выполнения каждой микрокоманды.

Таблица 7

| Адрес  | Номер тетрады |   |                 |   |                 |    |                 |   | Операции |      |      |                            |
|--------|---------------|---|-----------------|---|-----------------|----|-----------------|---|----------|------|------|----------------------------|
| памяти | амяти 7-6     |   | 5               |   | 4               |    | 3               | : | 2        | I    | 0    |                            |
|        | AR-CA         | M | 1.I8 <b>-</b> 6 | M | ).I2 <b>-</b> 0 | CC | ).I5 <b>-</b> 3 | A | 1        | В    | D    |                            |
| 0      |               |   | 011             |   | 111             |    | 011             |   |          | 0000 | XXXX | Загрузка РОН 0             |
| I      |               |   | 001             |   | 011             |    | 011             |   |          | 0000 |      | Чтение <i>РОН 0</i>        |
| 2      |               |   | ???             |   | ???             |    | ???             |   |          |      |      | Загрузка РО                |
| 3      |               |   | ???             |   | ???             |    | ???             |   |          |      |      | Чтение PQ                  |
| 4      |               |   | ???             |   | ???             |    | ???             |   |          |      |      | Установка 0 в PQ           |
| 5      |               | 0 | 101             | 0 | 011             |    | 011             |   |          | 0000 |      | Сдвиг РОН 0 вправо         |
| 6      |               | ? | ???             | ? | ???             |    | ???             |   |          | ???? |      | Сдвиг РОН 0 влево          |
| 7      |               | 1 | 110             | 0 | 011             |    | 011             |   |          | 0000 |      | Двойной сдвиг влево        |
| 8      |               | ? | ???             | ? | ???             |    | ???             |   |          | ???? |      | Двойной сдвиг вправо       |
| 9      |               |   | 011             |   | 011             | I  | 000             |   |          | 0000 |      | POH 0+1→ <i>POH</i> 0      |
| 10     |               |   | ???             |   | ???             | ?  | ???             |   |          | ???? |      | POH 0-1 →POH 0             |
| 11     |               | 0 | 101             | 0 | 011             | 1  | 000             |   |          | 0000 |      | Сложение со сдвигом        |
| 12     |               | ? | ???             | ? | ???             | ?  | ???             |   |          | ???? |      | вправо Сложение со сдвигом |
|        |               |   |                 |   |                 |    |                 |   |          |      |      | влево                      |

## Таблица 8

|                |               | 140///144                                                                                            |
|----------------|---------------|------------------------------------------------------------------------------------------------------|
| Пуск по адресу | ТИ            | Выполняемая операция                                                                                 |
| AO             | 0/1<br>1<br>0 | $MK0 \rightarrow PzMK$ (занесение МК0 в регистр МК) $F = D \rightarrow Y$ (на выходе МП значение D ) |
|                |               | $F = D \rightarrow POH 0$ - (загрузка D в POH 0)                                                     |
| A5             | 0/1           | $MK5 \rightarrow PzMK$                                                                               |
|                | 1             | $F = (POH \ 0) \rightarrow Y$                                                                        |
|                | 0             | $F/2 = D/2 \rightarrow POH 0$                                                                        |
| A5             | 0/1           | $MK5 \rightarrow P \ge MK$                                                                           |
|                | 1             | $F = (POH \ 0) \rightarrow Y$                                                                        |
|                | 0             | $F/2 = D/4 \rightarrow POH 0$                                                                        |

# Таблица 9

| Пуск по | Вых. У   | Флаги       | Вых. Рг | Вых. Рг |
|---------|----------|-------------|---------|---------|
| адресу  | K1804BCI | C4 OVR F3 Z | данных  | сост.   |
| A0      | 0110     | ?? 00       | XXXX    | -       |
| A5      | 0110     | ?? 00       | 0110    | _       |
| A5      | 0011     | ?? 00       | 0110    | _       |
| A5      | 0001     | ?? 00       | 0011    | _       |

#### Задание для самостоятельной подготовки

- 1. Ознакомьтесь с описанием и основными режимами работы устройства МТ1804, способами контроля информации в МТ1804. Изучите структуру микропроцессора К1804ВС1 и выполняемые им функции.
- 2. Запрограммируйте неопределенные поля микрокоманд в табл.7 для выполнения всех указанных операций. Подготовьте в форме табл.8,9 описание заданной преподавателем последовательности операций.
- 3. Составьте микропрограммы для решения заданий п. 5 (см. порядок выполнения работы).

#### Порядок выполнения работы

- 1. Изучить конструкцию устройства. Найти основные блоки узла управления и операционного узла.
- 2. Подключить к клеммам XP1 источник питания напряжением +5 В и нагрузочной способностью не менее 2,5 А. Установить переключатель генератора тактовых импульсов в положение ВНУТРЕННИЙ, переключатели режима в положение ЗАГРУЗКА и ШАГ.

Внимание! При выключении источника питания содержимое микропрограммной памяти не сохраняется.

- 3. Загрузить в память микропрограмму из табл. 7. Выполнить заданную последовательность МК, адресуя их с переключателей адреса в режиме ЗАГРУЗКА. После выполнения каждой МК наблюдать на индикаторах состояния выходов Y и флаги процессора, выходов регистров данных и состояния. Результаты записать в виде табл. 9, сравнивая их с ожидаемыми. Объяснить полученные результаты.
- 4. Проверить при многократном исполнении действие остальных микрокоманд из табл. 7, предварительно очистив регистр Q.
- 5. Разработать и выполнить микропрограммы следующих операций:
- а) очистка регистра РОНі;
- б) обмен данными регистров РОНі и РОНј(PQ);
- в) алгебраическое сложение/вычитание в дополнительном коде. Изменяя операнды, получить наибольшее количество возможных комбинаций флагов Z, C4, OVR, F3. Запротоколировать результаты наблюдений;
- г) изменение знака числа;
- д) алгебраическое сложение/вычитание чисел в обратном коде;

Содержание отчета

В отчет должны входить: структурная схема и таблицы функций управления процессорного элемента; описание выполнения заданной последовательности микрокоманд; микропрограммы и результаты наблюдений в виде таблиц.

#### Содержание отчета

В отчет должны входить:

- Структурная схема и таблицы функций управления процессорного элемента;
- Описание выполнения заданной последовательности микрокоманд;
- Микропрограммы и результаты наблюдений в виде таблиц;
- Скриншоты экрана с последовательностью выполнения микропрограмм.
- Пошаговые комментарии к микропрограммам

Работа выполняется на эмуляторе – **mtemu\_1.0.3** (1.0.4)

Справочная информация на странице - <a href="https://ru.bmstu.wiki/Muкpompenaжёp">https://ru.bmstu.wiki/Muкpompenaжёp</a> MT1804

# Микротренажер МТ1804

Предназначен для изучения Архитектуры секционных Процессоров, Алгоритмов микропрограмм и получения навыков разработки системы команд Процессора на базе Секционного Процессорного Комплекта К1804



Фото 1 Микротренажер МТ1804



Фото 2 КМ1804ВС1

# Работа № 2. БЛОК МИКРОПРОГРАММНОГО УПРАВЛЕНИЯ (БМУ). ПЕРЕХОДЫ В МИКРОПРОГРАММАХ С ИСПОЛЬЗОВАНИЕМ СТЕКА

**Цель работы** - изучение структуры и функций БМУ К1804ВУ1, способа управления узлами БМУ с помощью микрокоманды; исследование функций перехода с использованием стека.

### Теоретическая часть

Управление выборкой следующей микрокоманды из микропрограммной памяти осуществляется с помощью блока микропрограммного управления, который на схеме (см. рис. I) представлен узлами:

БИС управления адресом микрокоманды К1804ВУ1, Микропрограммная память, Регистр микрокоманды, ПЗУ для управления выборкой следующего адреса.

В составе микрокоманды, выбираемой из памяти в регистр МК, имеются два поля АR (тетрада 7) и СА (тетрада 6), используемые для управления БИС К1804ВУ1. 4-разрядный код функции перехода СА и сигнал с выхода мультиплексора флагов состояния поступают на адресные входы ПЗУ. На выходах ПЗУ вырабатываются сигналы управления БИС К1804ВУ1, необходимые для реализации заданной функции перехода. Код адреса перехода АR из памяти поступает непосредственно на R -входы БИС К1804ВУ1. Чтобы уяснить значения сигналов на выходах ПЗУ, необходимых для управления БИС К1804ВУ1, обратимся к структурной схеме БИС (рис. 5), Схема содержит:

регистр адреса (PrA), на входы R которого поступает адрес с выходов памяти; счетчик микрокоманд (СМК), состоящий из схемы приращения - инкрементора - и регистра (Pr CMK);

стек, состоящий из 4 регистров накопителя, указателя стека и схемы записи/считывания; мультиплексор, с помощью которого выбирается источник адреса следующей микрокоманды.

Источником адреса могут быть регистр адреса, счетчик микрокоманд, стек

D-шина адреса, подключенная в устройстве MT1804 к переключателям адреса (см. рис.1).

Выбор источника адреса осуществляется в зависимости от значений управляющих сигналов на входах мультиплексора SO, S1 (табл. 10). Выходы мультиплексора соединены с четырьмя двухвходовыми элементами ИЛИ, позволяющими модифицировать выбранный адрес с помощью маски, подаваемой на входы OR. При наличии 1 в і-м разряде маски адрес может быть изменен на  $2^i$  (в устройстве на входы OR из ПЗУ поступает 0). С выходов ИЛИ код адреса поступает на элементы И, управляемые сигналом  $\overline{ZA}$ . Адрес выводится на выходы Y через трехстабильные буферы, управляемые сигналом  $\overline{OE}$  (в устройстве МТІ804  $\overline{ZA}$ =1,  $\overline{OE}$ =0), что обеспечивает постоянную выдачу адреса на шину Y). Инкрементор счетчика микрокоманд увеличивает текущий адрес Y на 1, если сигнал CO = 1 (в МТ1804 на входе CO постоянно действует сигнал 1). Запись нового адреса в PrCMK происходит по положительному фронту тактового импульса на входе T. По положительному фронту Т-импульса и сигналу разрешения  $\overline{RE}$ =0 происходит запись адреса в PrA (в МТ1804 на входе  $\overline{RE}$ =0 постоянно действует 0).



Таблица 10

| SI | S0 | Y    |
|----|----|------|
| 0  | 0  | СМК  |
| 0  | 1  | РгА  |
| 1  | 0  | Стек |
| I  | I  | D    |

Таблица 11

| $\overline{FE}$ | PU<br>P | Операция                              |
|-----------------|---------|---------------------------------------|
| 1               | X       | Стек отключен                         |
| 0               | 1       | PUSH: содержимое<br>CMK загружается в |
| 0               | 0       | стек                                  |
|                 |         | POP: циклический сдвиг содержимого    |
|                 |         | стека                                 |

Стек БИС КІ804ВУ1 используется для временного хранения адресов со счетчика микрокоманд. Адрес, записанный в стек последним, извлекается из него первым. Операции со стеком определяются сигналами управления, действующими на входах ЕF, PUP (табл. 11). Обращение к ячейкам накопителя стека осуществляется через указатель стека (УС), выполненный на основе 2-разрядного реверсивного счетчика. При выполнении операции PUSH (загрузка в стек) по фронту Т-импульса происходит увеличение на I содержимого УС и запись содержимого СМК в стек при Т = 0. При выполнении операции РОР (выборка из стека) источником адреса, поступающим на выход стека, является верхняя ячейка стека, определяемая содержимым указателя стека. После выборки содержимое УС уменьшается на I, что приводит к изменению статуса верхней ячейки отека. Внешне это воспринимается как циклический сдвиг содержимого стека. Состояния указателя стека до и после выполнения операций PUSH и POP.

| УС   | до/после | операции | 0/1 | 1/2 | 2/3 | 3/0 |
|------|----------|----------|-----|-----|-----|-----|
| PUSI | H        | _        |     |     |     |     |
| УС   | до/после | операции | 0/3 | 1/0 | 2/1 | 3/2 |
| POP  |          | -        |     |     |     |     |

Здесь 0, 1, 2, 3 - номера ячеек накопителя стека. При сигнале FE=1 изменения содержимого УС не происходит, считывание информации осуществляется из верхней ячейки отека.

Основное назначение стека - сохранение адреса основной программы при переходе к подпрограмме. Автоматическое запоминание и восстановление адреса основной программы происходит благодаря программированию в ПЗУ операций PUSH и POP соответственно при переходе и возврате из подпрограммы, а также программированию сигналов на управляющих входах SO, S1. В табл. 12 приведены коды, программируемые в ПЗУ в зависимости от функций перехода. Кроме кодов управления, подаваемых на входы БИС К1804ВУ1, на выходе ПЗУ вырабатывается бит управления регистром состояния (флагов), запрещающий запись флагов в регистр при значении 1.

Автоматическое сохранение и восстановление адреса при обращении и выхода из подпрограммы позволяют сделать подпрограммы вложенными, т.е. осуществить вызов одной подпрограммы из другой. Уровень вложенности микропрограмм определяется размером стека (для БИС К1804ВУ1 не превышает 4). Функция "условный переход к подпрограмме» (в табл. 12 код СА = 0100) позволяет перейти к подпрограмме по значению разряда Z регистра состояния (по F≠0).

В устройстве MT1804 стек может быть использован для организации циклического выполнения участка программы. Для этого перед началом цикла в один из внутренних регистров процессора загружается число повторений k. После выполнения циклической части программы это число уменьшается на единицу и затем осуществляется проверка конца цикла с помощью микрокоманды "окончить цикл и вытолкнуть из стека, если F=0".

Таблина 12

| Функция перехода                                     | Входы ПЗУ |      | Выходной код ПЗУ |     |                 |     |       | Операции в БМУ                   |  |
|------------------------------------------------------|-----------|------|------------------|-----|-----------------|-----|-------|----------------------------------|--|
|                                                      | Код СА    | Флаг | S1               | .SO | $\overline{FE}$ | PUP | Pe ST |                                  |  |
| Переход на следующий адрес (продолжить)              | 0010      | X    | 0                | 0   | 1               | X   | 0     | СМК→Ү                            |  |
| Безусловный переход на адрес                         | 0001      | X    | 0                | I   | I               | X   | 0     | $P \in A \rightarrow Y$          |  |
| Переход на адрес из РгМК,                            | 1100      | 0    | 0                | 0   | I               | X   | 1     | CMK→Y                            |  |
| если F=0*)                                           | 1100      | 1    | 0                | 1   | 1               | X   | 1     | РгА→Ү                            |  |
| Переход на адрес из РгМК,                            | 0000      | 0    | 0                | I   | 1               | X   | I     | РгА→Ү                            |  |
| если F≠0                                             | 0000      | 1    | 0                | 0   | 1               | X   | 1     | CMK→Y                            |  |
| Загрузить в стек (и продолжить)                      | 1001      | X    | 0                | 0   | 0               | 1   | 0     | CMK—Y,PUSH                       |  |
| Вытолкнуть в стек (и продолжить)                     | 1010      | X    | 0                | 0   | 0               | 0   | 0     | CMK→Y',POP                       |  |
| Переход по стеку                                     | 0111      | X    | 1                | 0   | I               | X   | 0     | СТЕК→Ү                           |  |
| Окончить цикл и вытолкнуть из                        | 1000 1000 | 0    | I                | 0   | I               | X   | 1     | СТЕК→Ү                           |  |
| стека, если $F=0$ **)                                |           | 1    | 0                | 0   | 0               | 0   | 1     | СМК→Ү,РОР                        |  |
| Переход по адресу вектора (на переключателях адреса) | 0011      | X    | 1                | 1   | 1               | X   | 0     | D→Y                              |  |
| Переход к подпрограмме                               | 0101      | X    | 0                | I   | 0               | 1   | 0     | $P \in A \rightarrow Y$ , $PUSH$ |  |
| Переход к подпрограмме,                              | 0100      | 0    | 0                | 1   | 0               | 1   | 1     | $P \in A \rightarrow Y$ , $PUSH$ |  |
| если F≠0                                             | 0100      | 1    | 0                | 0   | 1               | X   | 1     | CMK→Y                            |  |
| Возврат из подпрограммы                              | 0110      | X    | 1                | 0   | 0               | 0   | 0     | СТЕК→Ү, РОР                      |  |

<sup>\*)</sup> Аналогичные операции перехода по адресу из Pr.MK, если F3=1 (CA=1101), OVR=1 (CA=1110), C4=1 (CA=1111)

Если F≠0, через стек происходит возврат к началу циклического участка программы, в противном случае выбирается следующий адрес из счетчика микрокоманд.

<sup>\*\*)</sup> Аналогичная операция по условию C4=1 (CA = 1011).

Наряду с описанными функциями перехода в табл. 12 приведены коды функций перехода по условиям и др. В табл. 13 приведены две программы переходов с использованием стека: программа 1 реализует цикл с бесконечным числом повторений, программа 2 - работу с обращением к подпрограмме, размещенной в ячейках 12, 13. Рассмотрим подробнее работу БМУ при выполнении программы 2. В табл. 14 приведена диаграмма состояний регистров БМУ и сигналов управления на входах и выходах БИС К1804ВУ1. В такте ТО выполняется микрокоманда МКО с адресом 0:S0 =S1=0, поэтому на выход Y БИС из счетчика микрокоманд поступает адрес 1 и из памяти извлекается микрокоманда "переход к подпрограмме" (JSR12), адресная часть которой AR = 12 поступает на входы R.. В такте T1 эта команда принимается в PrMK, а адрес 12 - в PrA. На входах БИС устанавливаются сигналы для выполнения перехода и сохранения адреса возврата в стеке. Адрес 12 передается из РгА на выход Ү и по нему выбирается первая микрокоманда подпрограммы МК12. В такте Т2 МК12 загружается в РгМК, адрес возврата 2 -в стек, а адрес (12+1) = 13 - в СМК. Из СМК под действием сигналов SO=S1=0 адрес 13 поступает по шине Y на вход памяти, из которой считывается микрокоманда "возврат из подпрограммы" (RTS). В такте ТЗ на входах БИС устанавливаются сигналы для выполнения возврата из подпрограммы. Из стека на выход Ү поступает адрес возврата 2, и из памяти выбирается; МК2 основной программы. В такте Т4 микрокоманда МК2 заносится в РгМК, происходит циклический сдвиг содержимого стека, в результате чего адрес 2 выталкивается, а адрес 3 записывается в СМК. Содержимое СМК поступает на выход Y, и из памяти выбирается микрокоманда безусловного перехода по адресу 0 (JP0). Адрес 0 поступает на R -входы. В такте Т5 "JPO" записывается в PrMK, адрес 0-в PrA и под действием сигналов S0 = 1, S1 =0 содержимое PrA передается на выход Y для выборки микрокоманды МКО. Далее цикл работы БМУ повторяется.

Таслица 13

| оедда<br>памяти  | Тетрада 7<br>(AR) | Тетрада 6<br>(СА)    | Вн <b>ход</b><br><i>Y</i> | Примечания                                                                 |  |  |
|------------------|-------------------|----------------------|---------------------------|----------------------------------------------------------------------------|--|--|
| 0<br>I<br>2<br>3 |                   | 0100<br>0100<br>0100 | 000I<br>?<br>?<br>?       | Программа I Продолжить Загрузить стек Продолжить                           |  |  |
| 4                |                   | IIIO                 | ?                         | Переход по стеку                                                           |  |  |
| 0<br>I<br>2<br>3 | 0000              | 0000<br>0100<br>0010 | ?<br>?<br>?               | Программа 2 Продолжить Переход к подпро- грамме 12 Продолжить Переход на 0 |  |  |
| I2<br>I3         |                   | 0110                 | ?                         | Продолжить<br>Возврат                                                      |  |  |

| Выполняемый такт      | Виполняемый <b>такт</b> ТО ТІ |       | T2   | T3  | T4  | T5    |
|-----------------------|-------------------------------|-------|------|-----|-----|-------|
| Входы КІ8О4ВУІ:       |                               |       |      |     |     |       |
| 30, SI                | 00                            | 10    | uo   | OI  | 00  | TO    |
| 30, St<br>FF , DUP    | IX*                           | 0I    | IX   | 00  | IX  | IX    |
| R                     | 12                            | Х     | X    | Х   | 0   | X     |
| Содержимое регистров: |                               |       |      |     |     |       |
| CLIK                  | I                             | 2     | 13   | 14  | 3   | 4     |
| Crek O                |                               | -     | 2    | 2   | -   | jemp  |
| Crek 1,2,3            | -                             | -     | 3m8  | _   |     | cott  |
| PrA                   | X                             | 12    | X    | X   | Х   | 0     |
| Виход КІ804ВУІ        | I                             | 12    | 13   | 2   | 3   | 0     |
| Виход памяти          | JSR12                         | MKIZ  | RTS  | MRZ | SPO | i.iko |
| Содержиное РиМ        | MKO                           | YSR12 | MKI2 | RTS | MC  | 990   |

ж) х - состояние безразлично.

#### Задание для самостоятельной подготовки

- 1. Изучите структуру БМУ, назначение его узлов и сигналов управления.
- 2. По табл. 12 изучите функции переходов в БМУ МТ1804.
- 3. Разработайте программу с обращением к подпрограмме из подпрограммы. Постройте диаграмму состояний БМУ в форме табл. 14, приняв уровень вложенности подпрограмм, равным 2.
- 4. Изучите программу, представленную в символической записи функций перехода на рис. 6, где числами обозначены адреса ячеек. Составьте диаграмму состояний стека при работе программы. Подготовьте программу для выполнения в МТ1804.



Рис.6

#### Порядок выполнения работы

- 1. Загрузить в память (в тетрады 6, 7) программу, обеспечивающую выполнение 3 групп микрокоманд по адресам  $A_0$ ,  $A_1$ ),  $(A_4, A_5)$ ,  $(A_{14}, A_{15})$  с остановом по адресу  $A_{15}$ . Выполнить начальную установку регистра МК. Перевести переключатель режима в положение **РАБОТА**. Установить переключатели **МУЛЬТИПЛЕКСОР** в положение 0 для индикации выходной шины адреса Y БИС K1804BУ1. Нажимая кнопку **ПУСК**, проверить последовательность адресов, выводимых на шину Y.
- 2. Проверить работу программы 1 из табл. 13, фиксируя последовательность адресов на шине Ү. Изменить программу, обеспечив выход из цикла по условию.
- 3. Загрузить и выполнить программу условного перехода по адресу Ај, в которой проверяются 2 заданных признака, вырабатываемых в результате выполнения арифметической операции (из совокупности признаков F3, C4, OVR, F=0, F≠0). Обратить внимание на значение второго признака на выходе процессорного элемента после выполнения команды условного перехода по первому признаку. Объяснить, каким значением второго признака (первоначальным или изменившимся) обусловлен второй переход, и почему.
- 4.Выполнить программы, разработанные по пп. 3,4 задания для самостоятельной подготовки, сравнивая наблюдаемые результаты с ожидаемыми.

#### Содержание отчета

В отчет должны входить:

- Структурная схема БМУ;
- Таблица функций перехода;
- Диаграмма состояний БМУ при выполнении вложенных подпрограмм
- Микропрограммы и результаты наблюдений в виде таблиц;
- Описание выполнения заданной последовательности микрокоманд;
- Скриншоты экрана с последовательностью выполнения микропрограмм.
- Пошаговые комментарии к микропрограммам

# Работа № 3. МИКРОПРОГРАММИРОВАНИЕ АРИФМЕТИЧЕСКИХ ОПЕРАЦИЙ

**Цель работы** - изучение способов представления чисел в микро-ЭВМ и алгоритмов арифметических операций; микропрограммирование операций в системе микрофункций процессора К1804.

#### Теоретическая часть

#### 1. Представление чисел в микро-ЭВМ.

Отрицательные числа обычно представляются в виде дополнений до основания системы счисления. При операциях над числами в микро-ЭВМ обычно полагают, что числа имеют следующий вид:  $D = d_{n-1} \ d_{n-2} \ ... d_1 \ d_0$ 

то есть точка находится справа и числа являются целыми.

В общем случае дополнение любого n- разрядного числа D до основания b системы счисления можно получить путем вычитания D из  $b^n$ . Если D находится в пределах от 1 до  $b^n-1$ , то при вычитании получается другое число в тех же пределах.

Если D=0, то результат вычитания равен b<sup>n</sup> и имеет вид 100...0 при общем числе разрядов, равном (n+1). Отбросив цифру старшего разряда, получим 0. Следовательно, в системе представления чисел дополнением до основания системы счисления существует только одно представление 0.

В десятичной системе счисления дополнение до основания есть дополнение до десяти, которое можно получить путем вычитания n – разрядного числа из 10n.

Пример

Десятичное число A = 1849. Дополнение до десяти [A]доп = 10000-A= 8151.

Для двоичных чисел дополнение до основания системы счисления называется дополнением до двух. В системе представления дополнением до двух, или в дополнительном коде, число является положительным, если значение старшего разряда  $d_{n-1}=0$ , и отрицательным, если  $d_{n-1}=1$ . Десятичный эквивалент двоичного числа, представленного дополнением до двух, вычисляется так же, как и для числа без знака, за исключением того, что вес старшего разряда равен  $-2^{(n-1)}$ , а не  $+2^{(n-1)}$ . Представляемые числа находятся в диапазоне от  $-2^{(n-1)}$  до  $+2^{(n-1)}-1$ .

В системе представления чисел неполным дополнением до основания дополнение n- разрядного числа D получается путем его вычитания из  $b^n-1$ . Для двоичных чисел неполное дополнение называется дополнение до единицы или обратным кодом. При вычислении десятичного эквивалента числа, записанного как дополнение до единицы, старшему разряду приписывается вес —  $(2^{(n-1)}-1)$ , а не  $-2^{(n-1)}$ .

Представляемые числа находятся в диапазоне от  $-(2^{(n-1)}-1)$  до  $+(2^{(n-1)}-1)$ . Нуль имеет два представления - положительный нуль (00..00) и отрицательный нуль (11..11). Представления положительных чисел в системах с дополнением до единицы и до двух совпадают, тогда как представления отрицательных чисел отличаются на 1.

#### 2. Сложение и вычитание чисел в дополнительном коде.

Графическое представление 4—разрядных двоичных чисел в дополнительном коде приведено на рис.1. Сложение с положительными числами легко интерпретировать, перемещая указатель по часовой стрелке на + n позиций; вычитание (-n), перемещая указатель против часовой стрелки, или перемещая по часовой стрелке на (16—n) позиций, что равносильно замене вычитания сложением с дополнением числа до двух. Если при сложении получают результат, который выходит за пределы диапазона представляемых чисел, то имеет место переполнение.

Правило выявления переполнения. При сложении переполнение происходит только в том случае, если слагаемые имеют одинаковые знаки, а знак суммы отличается от знака слагаемых. Правило переполнения можно сформулировать иначе, используя понятие переносов, возникающих при сложении. Переполнение возникает, если значения переносов в знаковый разряд и из

знакового разряда различны. Из анализа рис.1 следует, что переполнение возникает при сложении в случае, если указатель перейдет границу между позициями +7 и –8.

Числа в дополнительном коде складываются и вычитаются так же, как числа без знака той же длины. Поэтому для выполнения операций над числами обоих типов необходим всего один тип команды сложения или вычитания. Различие заключается лишь в том, что результаты операций интерпретируются по-разному в зависимости от того, какими числами оперирует ЭВМ: числами со знаком (то есть от –8 до +7) или без знака (от 0 до 15).

На рис.2 приведено графическое представление 4—разрядных двоичных чисел без знака. Из него видно, что двоичные кодовые комбинации занимают те же позиции, что и на рис.1, а сложение и вычитание можно осуществить, перемещая указатель на п позиций в том или ином направлении. При сложении чисел без знака результат выходит за пределы диапазона представления при переходе границы между 15 и 0. В этом случае говорят о возникновении переноса из старшего разряда. При вычитании чисел без знака результат выходит за пределы диапазона при переходе границы между 0 и 15. В этом случае возникает заем. Но так как вычитание п можно заменить сложением с дополнительным кодом числа п, равным (16 – п), то заем возникает при отсутствии переноса.



#### 3. Двоично – десятичное сложение – вычитание.

При сложении двух двоично — десятичных чисел  $A = a_{n-1} a_{n-2} ... a_1 a_0$  и  $B = b_{n-1} b_{n-2} ... b_1 b_0$  поступают следующим образом. Если оба операнда имеют одинаковые знаки, то выполняют сложение модулей этих чисел (|A| + |B|), а знаковый разряд сумм определяют по знаку одного из слагаемых. Если операнды имеют разные знаки, то предварительно знак суммы устанавливают по знаку первого операнда A. Затем производят вычитание модулей чисел (|A| - |B|). Если полученная разность больше A0, знак суммы сохраняется без изменений. Если разность меньше A0, следует найти дополнительный код разности и изменить знак суммы на противоположный.

- **а.** Операция сложения модулей (|A| + |B|) выполняется по алгоритму, схема которого приведена на рис. 3:
- 1) двоично десятичный код первого операнда  $a_{n-1}$   $a_{n-2}$ ... $a_1$   $a_0$  складывается с кодом 66...66, образуя первую промежуточную сумму  $S'_{n-1}$   $S'_{n-2}$ ... $S'_1$   $S'_0$ ;
- 2) к полученной сумме прибавляется двоично десятичный код 2-го операнда  $b_{n-1}$   $b_{n-2}...$   $b_1$   $b_0$ , образуя вторую промежуточную сумму  $S''_{n-1}$   $S''_{n-2}...$   $S''_1$   $S''_0$ ;
- 3) выполняется потетрадно коррекция результата. Правило коррекции формулируется следующим образом: если в результате второго сложения перенос из i ой тетрады отсутствует ( $c_{i+1}$  = 0), то к  $S''_{i}$  прибавляется код  $1010_2$  или A16, что соответствует вычитанию 6. При возникновении переноса из i ой тетрады коррекция не выполняется (или прибавляется код 0000), а полученный результат  $S''_{i}$  является истинным. При выполнении коррекции потетрадные переносы в двоичном сумматоре блокируются.
- **b.** Вычитание модулей (|A| |B|) выполняют по алгоритму, схема которого представлена на рис. 4.
  - 1) операнд В представляют двоично десятичным дополнением до десяти;
- 2) двоично десятичный код A складывают с дополнительным кодом B. Если в результате сложения образуется перенос из старшей тетрады ( $c_n = 1$ ), результат является положительным. При

отсутствии переноса результат является отрицательным и его следует перевести в дополнительный код.

3) коррекция положительного результата осуществляется по правилу, сформулированному для сложения модулей чисел.

Коррекция отрицательного результата выполняется иначе:

Если имел место перенос из i — ой тетрады при сложении A + [B]доп, то к i — ой тетраде прибавляется код 1010; если перенос отсутствует — прибавляется 0000 (см. приложение).



#### Пример.

Найти разность А - В.

A = 237, B = 623.

Двоично – десятичное представление чисел А и В:

A = 0010 0011 0111

 $B = 0110\ 0010\ 0011$ 

Дополнение числа В: [В]доп. = 1001 1101 1101

Складывая числа А + [В]доп., получаем:

0010 0011 0111

1001 1101 1101

1100 0001 0100

Дополнение суммы складываем с кодами коррекции:

0011 1110 1100

<sup>†</sup>0000 1010 1010

0011 1000 0110 = 386

#### 4. Умножение чисел без знака.

а. Наиболее просто умножение можно выполнить по итерационной схеме алгоритма, изображенной на рис. 5. После загрузки множимого А и множителя В в регистры общего назначения и обнуления регистра произведения П производится анализ содержимого регистра множителя. Если В ≠ 0, то к сумме частичных произведений П прибавляется множимое А. Затем содержимое регистра множителя уменьшается на 1 и цикл умножения повторяется до тех пор, пока содержимое регистра множителя не окажется равным 0. При умножении п − разрядных сомножителей 2n − разрядное произведение размещают в двух регистрах. Данный метод

- умножения находит ограниченное применение в сравнительно несложных микропроцессорных системах.
- b. На практике большое распространение имеют методы умножения путем сложения ряда сдвинутых относительно друг друга множимых, с учетом цифр множителя. Один из алгоритмов умножения, начиная с младших разрядов множителя, приведен на рис. 6. Этот алгоритм может быть использован для получения произведения двух двоичных чисел без знака. Количество итераций умножения N определяется числом разрядов множителя. Поскольку в процессе умножения на каждой итерации осуществляется сдвиг множителя В на 1 разряд вправо, на место освобождаемых разрядов можно записать выталкиваемые при сдвиге вправо разряды произведения П. При использовании n − разрядного сумматора или АЛУ исходные двоичные числа без знака не должны выходить за пределы диапазона от 1 до 2<sup>(n-1)</sup> -1.



### 5. Деление чисел без знака.

Для типичного алгоритма деления делимым является двойное слово, а делителем — одинарное; частное и остаток получаются в виде одинарных слов. Если при выполнении такого деления окажется, что делитель равен 0, или для представления частного потребуется более одного слова, то происходит переполнение. Последнее имеет место в том случае, если делитель больше или равен старшего слова делимого.

В качестве примера рассмотрим метод деления А/В без восстановления остатка. В этом случае алгоритм деления представляет итерационную процедуру, на каждой итерации которой производится либо вычитание делителя В, представленного в дополнительном коде, либо прибавление В, в зависимости от знака остатка, полученного на предыдущей итерации деления. Если полученный остаток был больше 0, при очередной итерации деления производится вычитание В; если остаток был меньше 0, производится прибавление В. Перед каждым вычитанием (или сложением) производят удвоение остатка путем сдвига влево. На начальной итерации деления делимое сдвигается на 1 разряд влево.

#### Пример.

```
Деление 8 — разрядного числа A на 4—разрядное число B (C = c_4c_3c_2c_1 — частное, P — перенос).
A = 19 = 0001 \ 0011_2
B = 4 = 0100_2 [B]_{don} = 1100_2
'P'
         0001 0011
                          ; делимое 🗛
         0010 0110
                           ; сдвиг А 🗲 влево
         1100
                           ; вычитание В
0
         1110
                           ; s<sub>1</sub> – 1-ый остаток
                    \rightarrow 0 ; <u>c</u><sub>4</sub> = 0 Определение разряда частного
         1100 1100
         0100
                           ; прибавление В
1
         0000
                           ; s<sub>2</sub> – 2-ой остаток
                    \rightarrow 1; c_3 = 1
         0001 1001
                           ; S<sub>2</sub>*C
         1100
                           ; вычитание В
0
         1101
                           ; s<sub>3</sub> – 3-й остаток
                    \rightarrow 0; \underline{c}_2 = 0
         1011 0010
                           ; S<sub>3</sub>*C
         0100
                           ; прибавление В
0
         1111
                           ; s<sub>4</sub> – 4-й остаток
                          ; c_1 = 0
              0100
                           ; частное
         0100
                           ; прибавление В для получения остатка
         0011
                           ; остаток
```

# Задание для самостоятельной подготовки

Составить схемы алгоритмов и подготовить микропрограммы по всем пунктам работы. Написать оригинальные примеры для проверки работы микропрограмм.

#### Порядок выполнения работы

- 1.Выполнить операции сложения и вычитания двух 4 разрядных чисел со знаком и без знака. Привести **примеры** образования признаков **переноса, заема, переполнения и нуля**.
- 2. Разработать и выполнить микропрограммы сложения и вычитания 8 разрядных чисел без знака.
- 3. Разработать и выполнить микропрограммы сложения и вычитания 8 разрядных чисел со знаком. Отрицательные числа должны быть представлены в дополнительном коде.
- 4. Разработать и выполнить микропрограмму сложения модулей 2—разрядных двоично— десятичных чисел.
- 5. Разработать и выполнить в автоматическом режиме микропрограмму умножения 4-разрядных сомножителей без знака по схеме алгоритма на рис. 6.
- 6. Разработать и выполнить микропрограмму деления чисел без знака, полагая известным, что делитель всегда больше 0 и переполнение невозможно для заданных операндов.
- 7.Составить отчет.

#### Содержание отчета

В отчет должны входить:

- Блок-схемы алгоритмов;
- Примеры арифметических операций;
- Микропрограммы и результаты наблюдений в виде таблиц;
- Описание выполнения заданной последовательности микрокоманд;
- Скриншоты экрана с последовательностью выполнения микропрограмм.
- Пошаговые комментарии к микропрограммам